Design and Implementation of Convolutional Encoder and Viterbi Decoder Using FPGA.

محتوى المقالة الرئيسي

Riham Ali Zbaid
Kasim K. Abdalla

الملخص

الحفاظ على دقة البيانات هو الشيء الأكثر أهمية في مجال الاتصالات. هناك العديد من العوامل التي تؤثر على دقة البيانات عندما يتم نقلها عبر قناة الاتصال مثل الضوضاء الخلل تغلب على هذه الاثار يتم تشفير قنوات الترميز. في هذه الورقة يتم استخدام نوع واحد من قناة الترميز هي رموز التلافيف على وجه التحديد. ترميز الالتواء هو أسلوب خطأ إلى الأمام تصحيح (FEC) المستخدمة في وصلات الاتصالات في الوقت الحقيقي المتواصلة في اتجاه واحد التي يمكن أن تقدم تطورا كبيرا في معدلات الخطأ بت وهكذا تكون صغيرة ومنخفضة الطاقة وأجهزة الإرسال الرخيصة عند استخدامها في تطبيقات مثل الأقمار الصناعية. في هذه الورقة تسليط الضوء على تصميم ومحاكاة وتنفيذ التشفير التلافيف وفك فيتربي باستخدام MATLAB- برنامج (2011). يستخدمSIMULINK HDLالمبرمج لتحويل نماذج MATLAB- SIMULINK إلى رمز VHDL باستخدام لوحات ألتيرا إعصار الثانيDE2-70. تظهر المحاكاة وتقييم تنفيذ نتائج تزامن مع نتائج تصميم.

تفاصيل المقالة

كيفية الاقتباس
[1]
"Design and Implementation of Convolutional Encoder and Viterbi Decoder Using FPGA"., JUBPAS, م 26, عدد 3, ص 22–29, 2018, تاريخ الوصول: 19 أبريل، 2025. [مباشر على الإنترنت]. موجود في: https://journalofbabylon.com/index.php/JUBPAS/article/view/551
القسم
Articles

كيفية الاقتباس

[1]
"Design and Implementation of Convolutional Encoder and Viterbi Decoder Using FPGA"., JUBPAS, م 26, عدد 3, ص 22–29, 2018, تاريخ الوصول: 19 أبريل، 2025. [مباشر على الإنترنت]. موجود في: https://journalofbabylon.com/index.php/JUBPAS/article/view/551

المؤلفات المشابهة

يمكنك أيضاً إبدأ بحثاً متقدماً عن المشابهات لهذا المؤلَّف.